2.VDMA视频流显示通路搭建

1.简介

  本节主要讲解如何基于ZYNQ7020搭建一个视频流接收以及显示的数据通路。为后续的算法图像验证提供基础。

2.项目框架

在这里插入图片描述
  整个项目简略框架如图,img_gen负责产生图像像素点,给到video in to AXI_Stream模块后转化为AXI_Stream数据流给到VDMA,VDMA采用三帧缓存的方式向ARM控制的DDR3写入像数据据并读出像素数据,读出的数据给到AXI4_Stream to Video Out模块,AXI4_Stream to Video Out同时接收Vide Time Controller模块产生的VGA时序,并将VGA时序与像素点信息全部给到VGA to DVI模块,然后交由HDMI显示屏显示。项目完成后的详细信息如下:
在这里插入图片描述
在这里插入图片描述

3.现象

  本次的图像为1080P,考虑到资源问题,本次的像素信息实时生成,最终上板测试的图像为黑白渐变条纹。上板验证无误。

相关推荐

最近更新

  1. TCP协议是安全的吗?

    2024-03-18 04:40:02       18 阅读
  2. 阿里云服务器执行yum,一直下载docker-ce-stable失败

    2024-03-18 04:40:02       19 阅读
  3. 【Python教程】压缩PDF文件大小

    2024-03-18 04:40:02       18 阅读
  4. 通过文章id递归查询所有评论(xml)

    2024-03-18 04:40:02       20 阅读

热门阅读

  1. C++内联函数

    2024-03-18 04:40:02       18 阅读
  2. 客户端渲染与服务端渲染

    2024-03-18 04:40:02       22 阅读
  3. 深入了解Android垃圾回收机制

    2024-03-18 04:40:02       27 阅读